**6.1.** A memory map includes 4 ROM chips, as shown in the figure. The address decoding circuit is included in the figure.



a) Maximum number of bytes for this system:

**b)** Using the following table, write in hex and binary the highest and lowest address of each ROM chip.

|         |      | ROM 3     | ROM 2     | ROM 1     | ROM 0     |
|---------|------|-----------|-----------|-----------|-----------|
| HIGH    | Hexa | 9F        | BF        | 7F        | DF        |
| ADDRESS | Bin  | 1001 1111 | 1011 1111 | 0111 1111 | 1101 1111 |
| LOW     | Hexa | 80        | A0        | 60        | CO        |
| ADDRESS | Bin  | 1000 0000 | 1010 0000 | 0110 0000 | 1100 0000 |

- **6.2.** The memory map of a microprocessor system is shown in the table. Please, design the address decoder. For the RAM memory, 2 kBytes chips are used which include R/W control signal and Chip Selection (CSx). The ROM chips are 4 kBytes each one with a single control signal CSx. The I/O peripherals are treated as RAM memory, with a single selection control signal for the I/O block. Design the control signals CSx of the address decoder in the following cases:
- **a)** Using complete mapping: **a1)** supposing active high CSx ('1') and **a2)** supposing active low CSx ('0')
- **b)** Using incomplete mapping: **b1)** supposing active high CSx ('1') y **b2)** supposing active low CSx ('0')

| Addres  | s (hexa) | Typo            | Size     | Selection bit |      |  |
|---------|----------|-----------------|----------|---------------|------|--|
| Begin   | End      | Туре            | Size     | (1)           | (2)  |  |
| 0000    | 07FF     | System RAM      | 2 kBytes | CS1           | /CS1 |  |
| 0800    | 0FFF     | User RAM        | 2 kBytes | CS2           | /CS2 |  |
| Not use | ed zone  |                 |          |               |      |  |
| B000    | BFFF     | I/O peripherals | 4 kBytes | CS5           | /CS5 |  |
| Not use | ed zone  |                 |          |               |      |  |
| E000    | EFFF     | Tables ROM      | 4 kBytes | CS3           | /CS3 |  |
| F000    | FFFF     | Program ROM     | 4 kBytes | CS4           | /CS4 |  |

#### **SOLUTION:**

| <b>A</b> 15 | <b>A</b> 14 | A <sub>13</sub> | A <sub>12</sub> | A <sub>11</sub> | CS1 | CS2 | CS3 | CS4 | CS5 | /CS1 | /CS2 | /CS3 | /CS4 | /CS5 |
|-------------|-------------|-----------------|-----------------|-----------------|-----|-----|-----|-----|-----|------|------|------|------|------|
| 0           | 0           | 0               | 0               | 0               | 1   | 0   | 0   | 0   | 0   | 0    | 1    | 1    | 1    | 1    |
| 0           | 0           | 0               | 0               | 1               | 0   | 1   | 0   | 0   | 0   | 1    | 0    | 1    | 1    | 1    |
| 1           | 1           | 1               | 0               | X               | 0   | 0   | 1   | 0   | 0   | 1    | 1    | 0    | 1    | 1    |
| 1           | 1           | 1               | 1               | X               | 0   | 0   | 0   | 1   | 0   | 1    | 1    | 1    | 0    | 1    |
| 1           | 0           | 1               | 1               | X               | 0   | 0   | 0   | 0   | 1   | 1    | 1    | 1    | 1    | 0    |

| a1)                                                                                               | a2)                                                                                                                                 |
|---------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------|
| $CS1 = \overline{A_{15}} \overline{A_{14}} \overline{A_{13}} \overline{A_{12}} \overline{A_{11}}$ | CS1 = A <sub>15</sub> + A <sub>14</sub> + A <sub>13</sub> + A <sub>12</sub> + A <sub>11</sub>                                       |
| $CS2 = \overline{A_{15}} \overline{A_{14}} \overline{A_{13}} \overline{A_{12}} A_{11}$            | $\overline{\text{CS2}} = A_{15} + A_{14} + A_{13} + A_{12} + \overline{A_{11}}$                                                     |
| $CS3 = A_{15} A_{14} A_{13} \overline{A_{12}}$                                                    | $\overline{\text{CS3}} = \overline{\text{A}_{15}} + \overline{\text{A}_{14}} + \overline{\text{A}_{13}} + \overline{\text{A}_{12}}$ |
| CS4 = A <sub>15</sub> A <sub>14</sub> A <sub>13</sub> A <sub>12</sub>                             | $\overline{\text{CS4}} = \overline{\text{A}_{15}} + \overline{\text{A}_{14}} + \overline{\text{A}_{13}} + \overline{\text{A}_{12}}$ |
| $CS5 = A_{15} \overline{A_{14}} A_{13} A_{12}$                                                    | $\overline{\text{CS5}} = \overline{\text{A}_{15}} + \overline{\text{A}_{14}} + \overline{\text{A}_{13}} + \overline{\text{A}_{12}}$ |
| b1)                                                                                               | b2)                                                                                                                                 |
| $CS1 = \overline{A_{15}} \overline{A_{11}}$                                                       | $CS1 = A_{15} + A_{11}$                                                                                                             |
| $CS2 = \overline{A_{15}} A_{11}$                                                                  | $CS2 = A_{15} + A_{11}$                                                                                                             |
| $CS3 = A_{14} \overline{A_{12}}$                                                                  | $\overline{\text{CS3}} = \overline{\text{A}_{14}} + \text{A}_{12}$                                                                  |
| $CS4 = A_{14} A_{12}$                                                                             | $\overline{\text{CS4}} = \overline{\text{A}_{14} + \overline{\text{A}_{12}}}$                                                       |
| $CS5 = A_{14} A_{12}$                                                                             | $\overline{\text{CS5}} = A_{14} + \overline{A_{12}}$                                                                                |

- **6.3.** La tabla adjunta describe el mapa de memoria de un sistema ordenador. Se pide, justificando cada una de las respuestas,
- a) La máxima capacidad de direccionamiento del sistema.
- b) Completar la tabla adjunta.
- c) Realizar el decodificador de direcciones que genera las señales de selección (activas a nivel bajo) con mapeo incompleto.
- d) Indicar las direcciones de memoria en las que podría colocar una nueva pastilla RAM de 128 kBytes para que esté alineada.

| Pastilla   | Tamaño     | Selector | Dirección<br>inicial       | Dirección<br>final  |
|------------|------------|----------|----------------------------|---------------------|
| ROM        | 16 kBytes  | /CS1     | 10000 <sub>16</sub>        | 13FFF <sub>16</sub> |
| RAM SUP    | 64 kBytes  | /CS2     | <b>30000</b> <sub>16</sub> | 3FFFF <sub>16</sub> |
| RAM USER 1 | 256 kBytes | /CS3     | 8000016                    | BFFFF <sub>16</sub> |
| RAM USER 2 | 128 kBytes | /CS4     | 6000016                    | 7FFFF <sub>16</sub> |
| I/O        | 32 kBytes  | /CS5     | F0000 <sub>16</sub>        | F7FFF <sub>16</sub> |

### **SOLUTION:**

- a) Si las direcciones son de 20 bits, la capacidad máxima de direccionamiento será de:  $2^{20} = 1$  MByte.
- b) Solución en la tabla del enunciado

c)

| Δ           | Α           | Α           | Α           | Α           | Α   | ICC1 | ICCO | ICCO | ICCA | ICCE |
|-------------|-------------|-------------|-------------|-------------|-----|------|------|------|------|------|
| <b>A</b> 19 | <b>A</b> 18 | <b>A</b> 17 | <b>H</b> 16 | <b>A</b> 15 | H14 | /C31 | /CS2 | /633 | 7654 | /633 |
| 0           | 0           | 0           | 1           | 0           | 0   | 0    | 1    | 1    | 1    | 1    |
| 0           | 0           | 1           | 1           | X           | X   | 1    | 0    | 1    | 1    | 1    |
| 1           | 0           | X           | X           | X           | X   | 1    | 1    | 0    | 1    | 1    |
| 0           | 1           | 1           | X           | X           | X   | 1    | 1    | 1    | 0    | 1    |
| 1           | 1           | 1           | 1           | 0           | X   | 1    | 1    | 1    | 1    | 0    |

$$\overline{\text{CS1}} = A_{19} + A_{17}$$

$$CS2 = A_{19} + A_{18} + A_{17}$$

$$CS3 = A_{19} + A_{18}$$

$$CS4 = A_{19} + A_{18}$$

$$CS5 = A_{19} + A_{18}$$

- d) Puede ubicarse en dos posiciones:
  - Entre las posiciones 40000<sub>16</sub> y la 5FFFF<sub>16</sub>
  - Entre las posiciones C0000<sub>16</sub> y la DFFFF<sub>16</sub>

- **6.4.** A system has a 20-bits address bus. There are five block in the memory map, as shown in the table.
- a) Fill in the table. The block MEM4 occupies the consecutive positions to MEM1. MEM5 can go into any aligned block.

(**Note:** There can be multiple right solutions)

b) Calculate the minimum selection equations of each block.

### **SOLUTION**:

a)

| Block | Selection bit | Size       | Initial address                                                   | Final address                                               |
|-------|---------------|------------|-------------------------------------------------------------------|-------------------------------------------------------------|
| MEM1  | /CS1          | 128 kBytes | 2000016                                                           | 3FFFF <sub>16</sub>                                         |
| MEM2  | /CS2          | 64 kBytes  | 9000016                                                           | 9FFFF <sub>16</sub>                                         |
| МЕМ3  | /CS3          | 32 kBytes  | E0000 <sub>16</sub>                                               | E7FFF <sub>16</sub>                                         |
| MEM4  | /CS4          | 256 kBytes | 4000016                                                           | 7FFF <sub>16</sub>                                          |
| MEM5  | /CS5          | 128 kBytes | 00000 <sub>16</sub><br>A0000 <sub>16</sub><br>C0000 <sub>16</sub> | 1FFFF <sub>16</sub> BFFFF <sub>16</sub> DFFFF <sub>16</sub> |

b) The minimum selection equations depend on the MEM5 position. Minimum selection equations imply incomplete address.

| $\overline{\text{CS1}} = A_{19} + A_{18} + \overline{A_{17}}$      | CS1 = A <sub>19</sub> + A <sub>18</sub>                                                                  | CS1 = A <sub>19</sub> + A <sub>18</sub>                                                                  |
|--------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------|
| $\overline{\text{CS2}} = \overline{\text{A}_{19}} + \text{A}_{18}$ | $\overline{\text{CS2}} = \overline{\text{A}_{19}} + \text{A}_{18} + \text{A}_{17}$                       | $CS2 = A_{19} + A_{18}$                                                                                  |
| CS3 = A <sub>19</sub> + A <sub>18</sub>                            | CS3 = A <sub>19</sub> + A <sub>18</sub>                                                                  | $CS3 = A_{19} + A_{18} + A_{17}$                                                                         |
| $CS4 = A_{19} + A_{18}$                                            | $\overline{\text{CS4}} = A_{19} + \overline{A_{18}}$                                                     | $CS4 = A_{19} + A_{18}$                                                                                  |
| $\overline{\text{CS5}} = A_{19} + A_{18} + A_{17}$                 | $\overline{\text{CS5}} = \overline{\text{A}_{19}} + \overline{\text{A}_{18}} + \overline{\text{A}_{17}}$ | $\overline{\text{CS5}} = \overline{\text{A}_{19}} + \overline{\text{A}_{18}} + \overline{\text{A}_{17}}$ |

- **6.5.** Se tiene un micro de 16 bits de direcciones con E/S mapeada en memoria. Se sabe que la E/S necesita 1 kposiciones y que deben ser las direcciones más altas. Aparte hay otras tres zonas de memoria: una Flash de 32 kBytes, una RAM de usuario de 16 kBytes y una RAM de sistema de 8 kBytes. En la medida de lo posible, todas las zonas de memoria deberán estar alineadas. Se pide:
- a) Calcular las direcciones del mapa para cada zona de memoria.
- b) Realizar el circuito decodificador de direcciones que genere las señales de selección de cada zona de memoria, activas por nivel alto, con mapeo incompleto.
- c) Indicar el porcentaje de memoria utilizada.

### **SOLUTION:**

a)

| Zona        | Tamaño    | Selector | Dirección<br>inicial | Dirección<br>final |
|-------------|-----------|----------|----------------------|--------------------|
| E/S         | 1 kBytes  | CS1      | FC00                 | FFFF               |
| Sin uso     | 7 kBytes  |          | E000                 | FBFF               |
| RAM sistema | 8 kBytes  | CS2      | C000                 | DFFF               |
| RAM Usuario | 16 kBytes | CS3      | 8000                 | BFFF               |
| Flash       | 32 kBytes | CS4      | 0000                 | 7FFF               |

b)

CS1 = A<sub>15</sub> · A<sub>14</sub> · A<sub>13</sub>  
CS2 = A<sub>15</sub> · A<sub>14</sub> · A<sub>13</sub>  
CS3 = A<sub>15</sub> 
$$\overline{A_{14}}$$
  
CS4 =  $\overline{A_{15}}$ 

c) 57 kBytes utilizados, 7 kBytes sin utilizar, 64 kBytes en total: 89% utilizada

**6.6.** El sistema de memoria utiliza bloques, todos alineados y ubicados físicamente en tres circuitos (chips) diferentes. El bloque de E/S se ubica en los últimos 4 Mbytes del mapa de memoria, la RAM para los datos es de 64 Mbytes y está ubicada en las primeras direcciones de memoria. Por último, la RAM de código es cuatro veces mayor que la de datos y está ubicada en la primera zona libre alineada por encima de la RAM de datos.

Con los datos facilitados, se pide:

a) Señale, <u>justificando brevemente la respuesta</u>, las direcciones inicial y final para el bloque de E/S.

La dirección final es 0xFFFFFFF; 4Mbytes = 2<sup>22</sup> bytes => la dirección final conserva los 10 primeros bits y combina el resto. Por tanto, la dirección inicial 0xFFC00000

- b) Señale, justificando brevemente la respuesta, la dirección final para la RAM de datos.
- Si la dirección inicial es 0x00000000,  $64Mbytes = 2^{26}$  bytes => la dirección final conserva los 6 primeros bits y combina el resto. **Por tanto la dirección final es 0x03FFFFFF**
- c) Señale, <u>justificando brevemente la respuesta</u>, el tamaño y las direcciones inicial y final para la RAM de código.
- El tamaño es de 64 Mbytes\*4 = 256 Mbytes  $= 2^{28}$  bytes, y la primera dirección posible, es 0x10000000. La dirección final conserva los 4 primeros bits y combina el resto, por tanto la dirección inicial 0x1FFFFFFF
- d) Suponiendo un mapeo completo señale, <u>justificando brevemente la respuesta</u>, la ecuación de selección para la RAM de código (**CS3**), activa en bajo.

Los 4 bits fijos que definen el bloque RAM pedido son A<sub>31</sub>, A<sub>30</sub>, A<sub>29</sub> y A<sub>28</sub> y deben valer '0, 0, 0 y 1' respectivamente.

Por tanto, la ecuación que selecciona este bloque es  $\overline{CS3} = A_{31} + A_{30} + A_{29} + \overline{A_{28}}$ 

**6.7.** Se tiene un sistema basado en un microprocesador con el mapa de direcciones indicado. Se conoce que el micro es capaz de manejar un bus de direcciones de 24 bits.

| Componente   | Capacidad | Dirección inicial | Dirección final |
|--------------|-----------|-------------------|-----------------|
| Periférico 1 | 1 Mbyte   | x000000           | x0FFFFF         |
| Periférico 2 | 2 Mbytes  | X600000           | x7FFFFF         |
| Periférico 3 | 1 kbyte   | x400000           | X4003FF         |
| Memoria RAM  | 8 Mbytes  | x800000           | xFFFFF          |

#### Se pide:

1. Completar el mapa de direcciones.

**6.8.** A MIPS-based system includes a ROM block for the firmware, a RAM block and two blocks for peripherals. The address bus is 32 bits wide. The following table includes partial information about its memory map.

| Block        | Selection bit | Size       | Initial address | Final address |
|--------------|---------------|------------|-----------------|---------------|
| ROM          | CS1           | 1 GByte    | 0x00000000      | 0x3FFFFFF     |
| RAM          | CS2           | 1 Gbyte    | 0x80000000      | 0xBFFFFFF     |
| Peripheral 1 | CS3           | 256 Mbytes | 0x40000000      | 0x4FFFFFF     |
| Peripheral 2 | CS4           | 128 Mbytes | 0xC0000000      | 0xC7FFFFF     |

- a. Fill in the table with the missing information. The RAM block is 1 GB but can go into any aligned position.
- **b.** Calculate the equations for CS1 and CS3 using complete mapping.

$$CS1 = A_{31} A_{30}$$

$$CS3 = A_{31} + A_{30} + A_{29} + A_{28}$$

**c.** Calculate the simplified equations (incomplete mapping) for  $\overline{CS2}$ ,  $\overline{CS3}$  and CS4, which must be compatible with other equations for the rest of the blocks.

**Note:** For the address bits use the following notation.  $A_0...A_{31}$  where  $A_0$  is the least significant bit and  $A_{31}$  is the most significant bit.

$$\overline{CS2} = \overline{A_{31}} + A_{30}$$
 $\overline{CS3} = A_{31} + \overline{A_{30}}$ 
 $\overline{CS4} = A_{31} \cdot A_{30}$ 

**6.9.** Se tiene un sistema basado en un microprocesador con el mapa de direcciones indicado. Se conoce que el micro es capaz de manejar un bus de direcciones de 18 bits.

| Componente  | Señal de selección | Capacidad  | Dirección inicial | Dirección final |
|-------------|--------------------|------------|-------------------|-----------------|
| Memoria 1   | CS1                | 64 kbytes  | 0x20000           | 0x2FFFF         |
| Memoria 2   | CS2                | 128 kbytes | 0x00000           | 0x1FFFF         |
| Periféricos | CS3                | 32 kbytes  | 0x30000           | 0x37FFF         |

Se sabe que el componente "memoria 1" incluye entre sus direcciones válidas la dirección 0x2BEBE.

También se sabe que todos los bloques son alineados y contiguos. Con esta información se pide:

- 1. Completar la tabla del mapa de direcciones, poniendo las direcciones solicitadas en hexadecimal.
- 2. Indique las ecuaciones óptimas de las señales de selección (CS1, CS2 y CS3) activas por nivel alto sabiendo que se realiza mapeo incompleto. Para ello, nombre a los bits de dirección  $A_0$ ,  $A_1$ ,  $A_2$ ..., etc, siendo  $A_0$  el bit menos significativo.

El bloque "memoria 1" mueve 16 bits (4 nibbles), por lo que al ser alineado los únicos bits fijos son los 2 bits correspondientes al primer nibble. Por tanto ocupa las posiciones 0x2XXXX.

El bloque "memoria 2" ocupa la mitad de la memoria, así que para estar alineado sus únicas posibilidades sería de la 0x00000 a la 0x1FFFF, o de la 0x20000 a la 0x3FFFF. La segunda opción no puede ser por estar ocupada por el bloque anterior.

En cuanto al bloque "periféricos", al ser contiguo a los bloques existentes tiene que empezar en 0x30000 (todas las direcciones más bajas a esa ya están ocupadas).

2. Sólo se puede minimizar, respecto al mapeo completo, la señal de selección CS3. Las otras quedan igual con mapeo completo o incompleto. La solución es:

$$CS1 = A_{17} . A_{16}$$
  $CS2 = A_{17}$   $CS3 = A_{17} . A_{16}$ 

- **6.10.** a) Escribir utilizando 4 dígitos hexadecimales y siguiendo la notación en complemento a 2 para 16 bits los siguientes números con signo dados en decimal + 367<sub>10</sub>, 512<sub>10</sub>, + 457<sub>10</sub> y 331<sub>10</sub>
- **b)** Utilizando notación binaria en coma fija (8 bits para la parte entera y 4 para la fraccionaria), escribir el valor más próximo para representar los números decimales +137,34<sub>10</sub> y 235,63<sub>10</sub>
- c) Utilizando notación binaria en coma flotante con el estándar IEEE-754, escribir el valor más próximo para representar los números decimales: 234,625<sub>10</sub>, + 347,3125<sub>10</sub>, 518,75<sub>10</sub> x 10<sup>2</sup>, 325,120<sub>10</sub> x 10<sup>3</sup> y 145,3125<sub>10</sub>
- d) Los números dados utilizan la notación binaria en coma flotante con el estándar IEEE-754, señalar cuáles son los valores en decimal que estos números representan:

0100001110101100100000000000000000002. 3DE15000<sub>16</sub> v 443BA800<sub>16</sub>

### **SOLUTION:**

- a)  $+367_{10} = 016F_{16}$ 
  - $-512_{10} = FE00_{16}$
  - $+457_{10} = 01C9_{16}$
  - 331<sub>10</sub> = FEB5<sub>16</sub>
- **b)**  $137,34_{10} = 10001001, 0101_2$

 $235,63_{10} = 1110 \ 1011,1010_2$ 

- - $+347,3125_{10} = 0$  1000011 1010110110100000000000<sub>2</sub> = 43ADA800<sub>16</sub>
  - $-518.75_{10} \times 10^2 = 110001110100101010100011000000_2 = C74AA300_{16}$
  - $-325,120_{10} \times 10^3 = 1\,1001000\,10011110110000000000000 = C89EC000_{16}$
  - $-145,3125_{10} = 1$  10000110  $00100010101000000000000_2 = C3115000_{16}$

 $443BA800_{16} = 0\ 10001000\ 01110111010100000000000 = 750,625_{10}$ 

- **6.11.** Given the decimal number N = -954,625, write it in hexadecimal using the following formats:
- a. Fixed point with sign/magnitude with 16 bits in total, using 4 of them for the fractional part:

$$N = -954,625_{10} = 1011 1011 1010.1010_2 => N = BBA,A_{16}$$

**b.** Fixed point in two's complement with 16 bits in total, using 4 of them for the fractional part:

$$N = -954,625_{10} = 1100\ 0100\ 0101.0110_2 => N = C45,6_{16}$$

c. IEEE-754 single precision (32 bits):

Sign: negative, 1

001110111010.1010 = 1.1101110101010 \* 29

Biased exponent  $\Rightarrow$  9 + 127 = 136 = 10001000

Mantissa => 1.1101110101010; the '1' before the point is not stored (implicit), so the 23 b mantissa is

=> 110 1110 1010 1000 0000 0000

Final result:  $N = -954,625_{10} = C46EA800_{16}$ 

**6.12.** Two numbers A and B, in hexadecimal, are both fractional and positive numbers. One of them is represented in single precision IEEE-754 while the other is represented in unsigned fixed point. Place the point of the fixed point one as needed for obtaining A = B.

A: 81CA8000<sub>16</sub>

**B:** 4501CA80<sub>16</sub>

#### **Solution:**

As both are positive, the one starting with '1' can not be in IEEE-754. Therefore, A is in unsigned fixed point format

We analyse B. The exponent is 10001010. Once unbiased (subtracting 127) we get that the exponent is e = 11, so  $B \ge 2^{11}$ .

There two ways of going on, both valid:

- **a)** Go on analysing B. The mantissa is:  $1.000\ 0001\ 1100\ 1010\ 1000\ 0000$ , so the number is that number shifted 11 times to the left:  $1000\ 0001\ 1100.1010\ 1000\ 00001000 = 81C.A8000_{16}$
- **b)** We know B  $\geq$  2<sup>11</sup>. Therefore, the msb in A has to be 2<sup>11</sup> which means that the integer part goes from 2<sup>11</sup> to 2<sup>0</sup>, 12 bits in total.

Therefore  $A = 81C.A8000_{16}$ 

- **6.13.** Se pide el resultado de la resta R = A B, de los números escritos en hexadecimal, A = 0x803F0000 y B=0xC1E00000. El número A está escrito en notación en complemento a 2, mientras que el número B está escrito en coma flotante según el estándar IEEE-754.
- a) Obtenga el número B en decimal.
- **b)** Realice la operación de resta y señale el resultado en hexadecimal con notación en complemento a 2. Indique, justificando la respuesta, si el valor obtenido es un número positivo o negativo.

#### **SOLUTION:**

a) El valor en decimal del número B = 1 10000011 1100000000000 escrito en CF es:

```
Signo s = 1, negativo.
```

Exponente  $10000011_2 = 131_{10}$ ; eliminado el sesgo (127) = Exponente = 131-127 = 4.

Mantisa: 110000000000000; añadiendo el 1 implícito => Mantisa = 1,11000

El número es negativo cuyo valor absoluto es  $|B| = 1,1100 \times 2^4 = 11100_2$ .

En decimal  $B = -28_{10}$ 

**b)** Para restar sumamos al número A de 32 bits, el complemento a 2 de B (substraendo) también con 32 bits. Como B es negativo su C2 es positivo e igual al valor de su valor absoluto.

```
R = A - B = 803F01C_{16}
```

Es un número negativo puesto que está en C2 y el msb es un '1'

- **6.14.** We have two real numbers X and Y, both in hexadecimal. The first one, X = 0x635A, is in fixed point using two's complement with 4 bits for the fractional part. The second one, Y = 0xC2B8A000, is in floating point using single precision IEEE-754.
- a) Convert Y to the same representation used for X.

#### The result is Y=0xFA3B

**b)** Do the addition Add = X + Y, putting the result in fixed point using two's complement with 4 bits for the fractional part and 16 bits in total. Indicate whether the result is correct or not, justifying your answer.

As both numbers and the result are in the same fixed point format, the addition is straight forward. Add =

X+Y

```
X = 0110 0011 0101, 1010

+ Y = 1111 1010 0011, 1011

Add = 0101 1101 1001, 0101
```

The result is **Add=0x5D95 which is correct**. In two's complement the addition of two numbers with different signs can not overflow.

c) Do the subtraction Sub = X - Y, putting the result in fixed point using two's complement with 4 bits for the fractional part and 16 bits in total. Indicate whether the result is correct or not, justifying your answer.

We convert the subtraction to an addition doing the two's complement of the subtrahend.

```
Y = 1111 1010 0011 .1011 => (- Y) = 0000 0101 1100 .0101

X = 0110 0011 0101 .1010

+ -(Y) = 0000 0101 1100 .0101

Sub = 0110 1001 0001 .1111
```

The result is **Sub=0x691F which is correct.** This subtraction does not produce overflow, as we can check seeing that the equivalent addition of two positive numbers lead also to a positive result.

**6.15.** Se pide multiplicar dos números A y B, dados en hexadecimal y guardados en memoria según el estándar IEEE-754. Se pide el resultado en el mismo estándar y en hexadecimal.

**a)**  $A = 2E3E0000_{16}$  y  $B = C2230000_{16}$  **b)**  $A = B53F0000_{16}$  y  $B = D8430000_{16}$ 

**Nota:** se recomienda eliminar los ceros no significativos de la mantisa para facilitar los cálculos y añadir los que sean necesarios en el resultado final.

#### **SOLUTION:**

```
a) A = 0 (s) 010 1110 0 (e) 011 1110 0000 0000 0000 0000 (m) B = 1 (s) 100 0010 0 (e) 010 0011 0000 0000 0000 0000 (m)
```

Para facilitar los cálculos eliminamos los ceros de las mantisas

```
A = 0 (s) 010 1110 0 (e) 011 1110 (m) B = 1 (s) 100 0010 0 (e) 010 0011 (m)
```

Signo resultado => XOR de los signos de A y B => s =1. El resultado es negativo.

Exponente resultado => Suma de los exponentes de A y B. Normalizado (restar 127).

```
e = 01011100 + 10000100 - 01111111 = 01100001
```

Mantisa => Producto de las mantisas de A y B (7 b) añadiendo en ambas el 1 implícito como bit más significativo (8b). Las mantisas son números **sin signo**, su producto será:

```
1,0111110 * 1,0100011 = 10111110*10100011*2^{-14}
```

Nota: Las mantisas son siempre números positivos, la operación producto será:

```
10111110

<u>x 10100011</u>

00000000010111110

000000010111110

0010111110

01111100011111010
```

El resultado es 0001,1110 0011 1110 10. En este caso no es necesario normalizar el resultado, por lo tanto el exponente no cambia.

Como mantisa normalizada, nos quedamos con los bits después de la coma, añadiendo ceros hasta 23 cifras.

La mantisa del resultado es m => 111 0001 1111 0100 0000

El resultado final es:

```
b) A = 1 (s) 011 0101 0 (e) 011 1111 0000 0000 0000 0000 (m) B = 1 (s) 101 1000 0 (e) 100 0011 0000 0000 0000 0000 (m)
```

Para facilitar los cálculos eliminamos los ceros de las mantisas

```
A = 1 (s) 011 0101 0 (e) 011 1111 (m)
B = 1 (s) 101 1000 0 (e) 100 0011 (m)
```

Signo del resultado => XOR de los signos de A y B. s =>  $1 \oplus 1 = 0$  => El resultado es POSITIVO.

Exponente resultado => Suma de los exponentes de A y B. Normalizado (restar 127).

```
e => 01101010 + 10110000 - 01111111 = 1001 1011
```

Mantisa => Producto de las mantisas de A y B (7 b) añadiendo en ambas el 1 implícito como bit más significativo (8b).

```
1.0111110 * 1.0100011 = 10111111*11000011 *2-14
```

El resultado es 10.01000101111101 = 1.0010001011111101 x 2<sup>1</sup>

Es necesario normalizar el resultado, por lo tanto al exponente obtenido, se le debe sumar +1.

```
e => 1001 1011 + 1 = 1001 1100
```

Como mantisa normalizada, nos quedamos con los bits después de la coma, añadiendo ceros hasta 23 cifras.

La mantisa del resultado es m => 001 0001 0111 1101 0000 0000

El resultado final es:

```
P = A * B = B53F0000_{16} * D8430000_{16} = 0100 1110 0001 0001 0111 1101 0000 0000 = 4E117D00_{16}
```

- **6.16.** Definimos un estándar propio para representar números en coma flotante, en todo similar al IEEE-754 pero con números de 16 bits y con un tamaño para signo/mantisa/exponente de 1/6/9 Se pide:
- a) ¿Cuáles son los números mayor y menor representables dentro de la norma de este formato? Dejad los números indicados en binario (no hace falta dar su valor en decimal).

Mayor: (+) con exponente sesgado máximo de 62 (111110) (111111 se utiliza para valores especiales) y mantisa máxima (111111111) ⇒ 0 111110 111111111

**Menor**: (-) con exponente sesgado máximo de 62 (111110) y la mayor mantisa (111111111) ⇒ 1 111110 111111111

**b)** Efectuar la operación de suma (A+B) de los números guardados en el formato dado y mostrar el resultado en este mismo formato (en hexadecimal), donde A = 0x49FC y B = 0xC038

En binario: A = 0 100100 1111111100 B = 1 100000 000111000

Se restan exponentes: eA-eB = 100100 - 100000 = 000100

Hay que igualar exponentes al mayor, así que es necesario desplazar mB cuatro lugares a la derecha:

```
mA = 1,1111111100

mB = 1,0001111000 \times 2^{-4} = 0,00010001111000
```

A+B, en realidad es A-B por los signos:

```
1,1111111000
-<u>0,0001000111</u>
1,1110110001
```

Redondeo: La mantisa tiene 10 bits, uno más de los que permite el estándar definido  $\Rightarrow$  hay que eliminar el último bit  $\Rightarrow$  La norma de redondeo supone que si es un "1" el MSB de los bits a eliminar se suma "1" a la mantisa que permanece: 1,111011000 + 1 = 1,111011001

```
\Rightarrow A + B = 0 100100 111011001<sub>2</sub> = 0x49D9
```

**6.17.** Se tienen dos números escritos en hexadecimal A = 0x50C00000 en complemento a dos y B = 0x50C00000 en el estándar para número reales de coma flotante IEEE-754. Se pide el resultado de la operación R = A - B, también en hexadecimal y en el estándar para coma flotante señalado. Para calificar el problema es absolutamente necesario escribir el desarrollo del mismo señalando en cada caso de forma breve, los pasos para obtener el resultado pedido.

#### **SOLUTION**

Antes de operar ambos números deben estar en el mismo formato. Como se pide el resultado en coma flotante, se pasa A al estándar dado. A es un número positivo cuyo valor en formato para coma flotante sin componer es:

```
A = 0101\ 0000\ 1100\ 0000\ 0000\ 0000\ 0000\ 0000 = 1.01000011\ ^*\ 2^{30}
```

Se descompone B según el estándar:

Signo positivo (1b): 0

Exponente (8b): 10100001 = 161 - 127 = 34

Para sumar y/o restar, se comparan los exponentes, se ajustan las mantisas y se opera.

Como Exp(A) - Exp(B) = - 4, se debe desplazar 4 unidades a la derecha la mantisa de A antes de restar. También se sabe que el resultado de la operación R es un número negativo.

```
(A) 00,000101000011 # La resta se convierte en suma si se # (A) 00,000101000011 * 2<sup>34</sup>

- (B) 01,100000000000 # complementa a dos el substraendo # + (-B) 10,1000000000000 * 2<sup>34</sup>

(R) 10,100101000011 * 2<sup>34</sup>
```

Como el resultado de operar las mantisas es negativo, antes de componerlo en el formato estándar IEEE-754 hay que calcular el valor absoluto y en su caso modificar el exponente.

```
R = 10,100101000011 * 2^{34} \qquad => \qquad |R| = 1,0110101111101 * 2^{34} Se compone R según el estándar: Signo negativo (1b): 1 
Exponente (8b): 34 +127 = 161 = 10100001 
Mantisa incompleta (23b) = 011 0101 1110 1000 0000 0000
```

 $R = A - B = 0 \times D0B5E800$ 

**6.18.** Se tiene dos números binarios, A = 0xC3024 escrito en coma fija y complemento a dos con cuatro bits para la parte fraccionaria y B = 0xC3024000 escrito en coma flotante en el estándar IEEE-741. Se pide el resultado de la operación R = B - A, en binario y en hexadecimal con el mismo formato del número A.

Nota: Para facilitar los cálculos, elimine todos los bits no significativos que considere oportunos.

R = 1 10100001 01101011110100000000000 = 0xD0B5E800

### **SOLUTION:**

- s(1b) = 1, signo negativo.
- $\exp (8b) 1000 0110 = 134$ ; exp.  $\sin sesgo 134 127 = 7 => \exp = +7$
- mantisa guardada, m (23b) = 000 0010 0100 0000....; M = 1,000 0010 0100 0000...  $|B| = 1,000 0010 0100 0000^* 2^7 = 1000 0010,0100 0000$

Para operar dos números ambos deben estar en el mismo tamaño y formato.

A (compl. a 2, coma fija 4 bits fract.) => 1100 0011 0000 0010,0100

B (compl. a 2, coma fija 4 bits fract.) => 1111 1111 0111 1101,1100

La operación R = B - A, equivale a R = B + C2(A).

C2(A) => 0011 1100 1111 1101,1100

- (B) 1111 1111 0111 1101,1100
- + C2(A) <u>0011 1100 1111 1101,1100</u>
  - (R) 0011 1100 0111 1011,1000

#### **BINARIO:**

#### **HEXADECIMAL:**

- **6.19.** Las operaciones de este ejercicio se deben realizar en binario y sin el uso de calculadoras. Hacer las operaciones en decimal sólo debe servir para comprobar el resultado obtenido.
- **a.** Se tienen dos números de 8 bits, A = 0x58 y B = 0x8A ambos escritos en hexadecimal en un formato en complemento a 2. Se pide el resultado de la operación producto R = A·B. Realice la operación y escriba el resultado con 16 bits, también en hexadecimal y con formato en complemento a 2.

| A:          | 01011000          |
|-------------|-------------------|
| <u>x B:</u> | 10001010          |
| R:          | 00000000000000000 |
|             | 000000001011000   |
|             | 0000001011000     |
|             | 110101000         |
|             | 1101011101110000  |

R = 0xD770

b. Dados dos números X = 0xEBF0, escrito en hexadecimal y con un formato en complemento a dos con 16 bits e Y = 0xC5A28000, escrito en hexadecimal y en el estándar IEEE-754 para coma flotante con 32 bits. Se pide, necesariamente razonando la respuesta cuál de los dos números, teniendo en cuenta el signo, es el mayor.

Ambos números son negativos, para compararlos los restamos y dependiendo del signo del resultado, se conocerá la respuesta solicitada. Para operarlos ambos números deben estar en el mismo formato. En la resolución se opta por poner ambos en coma flotante.

```
X = 11101011111110000 \Rightarrow |X| = 0001010000010000. Si X \neq |X| \Rightarrow X < 0 \Rightarrow signo negativo, S = 1 |X| = 0001010000010000 = 1,010000010000 * <math>2^{12}. Exp = 12 (sin sesgo) y M = 1,01000001 |X| = 1,01000001*2^{12}
```

Y= 1 10001011 0100010100000000000

Signo = 1 => Y es negativo.

Exp = 10001011 = 139 => Exp = 12 (sin sesgo)

 $|Y| = 1,01000101*2^{12}$ 

No es necesario completar la resta, a la vista de los resultados ya se puede deducir que X > Y.

Ambos números tienen el mismo exponente (12) y la mantisa de Y es mayor que la de X, es decir | Y | > | X |. Como ambos números son negativos y la comparación debe incluir el signo, se deduce que la respuesta correcta es:

**6.20.** Consider two numbers, A and B, written in hexadecimal using the standard IEEE-754. Calculate **a)** A = 45C80400<sub>16</sub> + B = 4541C400<sub>16</sub> **b)** A = 45C80400<sub>16</sub> - B = 4541C400<sub>16</sub> **Note:** Remove the tailing zeros of the mantissa before making any operation.

**a)** A = 0 (s) 100 0101 1 (e) 100 1000 0000 0100 0000 0000 (m) B = 0 (s) 100 0101 0 (e) 100 0001 1100 0100 0000 0000 (m)

 $A = 1,1001000000001 \cdot 2^{12}$   $B = 1,1000001110001 \cdot 2^{11}$ 

exp(B)<exp(A), so B should be shifted to align the numbers

The result should be normalized: 1,001010001110011·2<sup>13</sup>. It does not need any rounding. Therefore,

- s(1b) = 0, positive sign.
- $-\exp(8b) 13+127=140 = 1000 1100$
- Stored mantissa, m (23b) = 001010001110011
- R = A + B = 01000110000101000111001100000000 = 0x46147300

b)

A= 1 , 1 0 0 1 0 0 0 0 0 0 0 0 1 0 
$$\cdot 2^{12}$$

-B= 0 , 1 1 0 0 0 0 0 1 1 1 0 0 0 1  $\cdot 2^{12}$ 

R= 0 , 1 1 0 0 1 1 1 0 0 1 0 0 1  $\cdot 2^{12}$ 

The result should be normalized: 1,1001110010001·2<sup>11</sup>. It does not need any rounding. Therefore,

- s(1b) = 0, positive sign.
- exp (8b) 11+127=138 = 1000 1010
- Stored mantissa, m (23b) = 1001110010001
- -R = A + B = 0100010101001110010001 = 0x454E4400